DataSheet.es    


PDF PXB4219E Data sheet ( Hoja de datos )

Número de pieza PXB4219E
Descripción Interworking Element for 8 E1/T1 Lines
Fabricantes Infineon Technologies AG 
Logotipo Infineon Technologies AG Logotipo



Hay una vista previa y un enlace de descarga de PXB4219E (archivo pdf) en la parte inferior de esta página.


Total 70 Páginas

No Preview Available ! PXB4219E Hoja de datos, Descripción, Manual

Data Sheet, DS3, Jan. 2003
IWE8
Interworking Element for
8 E1/T1 Lines
PXB 4219E, PXB 4220E, PXB
4221E, Version 3.4
Wired
Communications
Never stop thinking.

1 page




PXB4219E pdf
IWE8, V3.4
PXB 4219E, PXB 4220E, PXB 4221E
Table of Contents
Page
4.5.10
Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
4.5.11
PLL Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
4.5.11.1
PLL-SRTS: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
4.5.11.2
PLL-FILTER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
4.5.11.3
PLL-ACM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
4.5.11.4
SRTS with ACM: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
4.6 Internal Queues . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.6.1
Event Queue . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.6.2
Output Queue . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.6.3
Interrupt Queue . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.7 OAM Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
4.8 Loopback Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
4.8.1
Upstream Loop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
4.8.2
Downstream Loop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
4.8.3
Serial Loop . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
4.9 Cell Insertion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
4.10 Cell Extraction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
4.11 Mapping of Channels to Timeslots . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
4.11.1
ATM Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
4.11.2
AAL Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
4.11.2.1
Unstructured CES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
4.11.2.2
Structured CES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
4.11.2.3
Structured CES with CAS . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
5
5.1
5.1.1
5.1.1.1
5.1.1.2
5.1.2
5.1.2.1
5.1.2.2
5.1.3
5.1.3.1
5.1.3.2
5.1.4
5.2
5.2.1
5.2.2
5.2.2.1
5.2.2.2
5.2.3
5.3
Interface Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
Generic Framer Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
FALC Mode (FAM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
T1 FALC Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
E1 FALC Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
Generic Interface Mode (GIM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
T1 Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
E1 Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
Synchronous Modes (SYM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 100
Synchronous Mode at 2.048 MHz (SYM2) . . . . . . . . . . . . . . . . . . . 100
Synchronous Mode at 8.192 MHz (SYM8) . . . . . . . . . . . . . . . . . . . 102
Echo Canceller Mode (EC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
UTOPIA Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Port Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
Back Pressure/ATM Cell Discarding . . . . . . . . . . . . . . . . . . . . . . . . . . 106
General Backpressure Mechanism . . . . . . . . . . . . . . . . . . . . . . . . . 106
Port Specific Backpressure Mechanism . . . . . . . . . . . . . . . . . . . . . 107
Sideband Signals of the UTOPIA Interface . . . . . . . . . . . . . . . . . . . . . 107
IMA Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Data Sheet 5 2003-01-20

5 Page





PXB4219E arduino
IWE8, V3.4
PXB 4219E, PXB 4220E, PXB 4221E
List of Figures
Page
Figure 43
Figure 44
Figure 45
Figure 46
Figure 47
Figure 48
Figure 49
Figure 50
Figure 51
Figure 52
Figure 53
Figure 54
Figure 55
Figure 56
Figure 57
Figure 58
Figure 59
Figure 60
Figure 61
Figure 62
Figure 63
Figure 64
Figure 65
Figure 66
Figure 67
Figure 68
Figure 69
Figure 70
Figure 71
Figure 72
Figure 73
Figure 74
Figure 75
Figure 76
Figure 77
Figure 78
Figure 79
SRTS Jitter Tolerance in E1 Mode without Jitter Attenuator . . . . . . . 233
SRTS Jitter Tolerance in E1 Mode with Jitter Attenuator. . . . . . . . . . 234
SRTS Jitter Tolerance in T1 Mode without Jitter Attenuator . . . . . . . 235
SRTS Jitter Tolerance in T1 Mode with Jitter Attenuator . . . . . . . . . . 235
ACM Jitter Transfer in E1 Mode without Jitter Attenuator . . . . . . . . . 236
ACM Jitter Transfer in E1 Mode with Jitter Attenuator . . . . . . . . . . . . 237
ACM Jitter Transfer in T1 Mode without Jitter Attenuator . . . . . . . . . 238
ACM Jitter Transfer in T1 Mode with Jitter Attenuator . . . . . . . . . . . . 238
SRTS Jitter Transfer in E1 Mode without Jitter Attenuator . . . . . . . . 239
SRTS Jitter Transfer in E1 Mode with Jitter Attenuator . . . . . . . . . . . 240
SRTS Jitter Transfer in T1 Mode without Jitter Attenuator . . . . . . . . 241
SRTS Jitter Transfer in T1 Mode with Jitter Attenuator . . . . . . . . . . . 241
Input/Output Waveforms for AC Measurements . . . . . . . . . . . . . . . . 247
Clock and Reset Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . 247
Framer Receive Interface Timing in FAM . . . . . . . . . . . . . . . . . . . . . 248
Framer Transmit Interface Timing in FAM . . . . . . . . . . . . . . . . . . . . . 250
Framer Receive Interface Timing in GIM . . . . . . . . . . . . . . . . . . . . . . 251
Framer Transmit Interface Timing in GIM . . . . . . . . . . . . . . . . . . . . . 252
Framer Interface Timing for SYM 2.048 MHz . . . . . . . . . . . . . . . . . . 254
Framer Interface Timing in SYM 8.192 MHz . . . . . . . . . . . . . . . . . . . 255
Framer Interface Timing in EC Mode . . . . . . . . . . . . . . . . . . . . . . . . . 256
Setup and hold time definition (single- and multi PHY) . . . . . . . . . . . 257
Tri-state timing (multi-PHY, multiple devices only). . . . . . . . . . . . . . . 257
Timing of the IMA Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
Clock Recovery Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . 261
Intel Mode Write Cycle Timing Diagram . . . . . . . . . . . . . . . . . . . . . . 262
Intel Mode Read Cycle Timing Diagram . . . . . . . . . . . . . . . . . . . . . . 263
Motorola Mode Timing Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 264
RAM Interface Timing Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 265
Boundary-Scan Test Interface Timing Diagram . . . . . . . . . . . . . . . . . 267
Package Outline: P-BGA-256 (Plastic Metric Quad Flat Package) 273
Structure of the AAL1 SAR-PDU . . . . . . . . . . . . . . . . . . . . . . . . . . . . 274
Informative and Example Algorithm State Machine (Fig. III.2/I.363.1) 276
The Concept of SRTS (Fig. 5/I.363.1) . . . . . . . . . . . . . . . . . . . . . . . . 278
Generation of Residual Time Stamp (RTS) (Fig.6/ I.363.1) . . . . . . . . 279
Example Multiframe Structure for 3x64 kbit/s E1 with CAS . . . . . . . . 282
Example Multiframe Structure for 1x64 kbit/s DS1 with CAS. . . . . . . 283
Data Sheet 11 2003-01-20

11 Page







PáginasTotal 70 Páginas
PDF Descargar[ Datasheet PXB4219E.PDF ]




Hoja de datos destacado

Número de piezaDescripciónFabricantes
PXB4219IWE8 Interworking Element for 8 E1/T1 LinesInfineon Technologies AG
Infineon Technologies AG
PXB4219EInterworking Element for 8 E1/T1 LinesInfineon Technologies AG
Infineon Technologies AG

Número de piezaDescripciónFabricantes
SLA6805M

High Voltage 3 phase Motor Driver IC.

Sanken
Sanken
SDC1742

12- and 14-Bit Hybrid Synchro / Resolver-to-Digital Converters.

Analog Devices
Analog Devices


DataSheet.es es una pagina web que funciona como un repositorio de manuales o hoja de datos de muchos de los productos más populares,
permitiéndote verlos en linea o descargarlos en PDF.


DataSheet.es    |   2020   |  Privacy Policy  |  Contacto  |  Buscar