|
|
|
부품번호 | ZEN7201AF 기능 |
|
|
기능 | Pci Bus Slave Interface ic | ||
제조업체 | Zenic | ||
로고 | |||
www.DataSheet4U.com
ZEN7201AF
ZEN7201AF データシート
株式会社ジーニック
(Z7201K01)ZENIC INC.
www.DataSheet4U.com
ZEN7201AF
7.5. タイミングダイアグラム...............................................................................................................................................................40
7.5.1. ローカルアクセスタイミングダイアグラム............................................................................................................................................ 40
7.5.2. EEPROMアクセスタイミングダイヤグラム...................................................................................................................................... 42
8. パッケージ形状............................................................................................................................................... 43
9. 備考....................................................................................................................................................................... 44
10. 改訂履歴......................................................................................................................................................... 45
iii (Z7201K01)ZENIC INC.
4페이지 www.DataSheet4U.com
3. 端子一覧
ZEN7201AF
表1~表5に ZEN7201AF の信号とその機能について示します。なお、表中の記号に#のついているものは負論理
の信号であることを表しています。
3.1. PCIバス・インタフェース信号
表1.PCIバス・インタフェース信号(その1)
ピン番号
記号
信号名
130 CLK
PCI Clock
128
132~135
138~141
1
2
4~7
9
10
25~28
30~33
36~38
40~43
45
143
11
23
35
RST#
AD[31:0]
C/BE#[3:0]
PCI Reset
Address/Data
Bus Command
/Byte Enable
22 PAR
Parity
12 FRAME#
Cycle Frame
14 IRDY#
15 TRDY#
16 DEVSEL#
Initiator Ready
Target Ready
Device Select
属性
IN
IN
I/O
IN
I/O
IN
IN
OUT
OUT
機能
PCIバス上にあるすべてのデバイスの動作基準と
なるクロックです。INTA#、RST#以外のPCIバ
ス・インタフェース信号はすべてこのクロックに同
期して動作します。
PCIバス上のデバイスをリセットします。
アドレス・データバスは時分割に32本の信号線を
ドライブします。バスサイクルは1回のアドレスフェ
ーズとそれに続くデータフェーズからなり、アドレ
スフェーズでアドレスが、データフェーズでデータ
が出力されます。
バスコマンド・バイトイネーブルはAD[31:0]と同
様時分割にこの4本の信号をドライブします。アド
レスフェーズでバスコマンドが、データフェーズで
はバイトイネーブルが出力されます。
AD、C/BE#の36本に偶数パリティを付加しま
す。36本のうち、値が“1”のビットの合計が偶数の
とき“0”を、奇数のとき“1”を出力します。
サイクルの開始を知らせる信号です。この信号は
アドレスフェーズの開始と同時にアサートされま
す。この信号がアサートされるとサイクルが始まり、
ディアサートされると次のデータフェーズでサイク
ルが終了します。
マスタ側からのデータ転送が可能であるときにア
サートします。
ターゲット側からのデータ転送が可能であるときに
アサートします。
マスタからのアクセスに応答するかどうかを示す
信号です。アクセスを受け入れたターゲットがサイ
クル終了までアサートします。
3 (Z7201K01)ZENIC INC.
7페이지 | |||
구 성 | 총 50 페이지수 | ||
다운로드 | [ ZEN7201AF.PDF 데이터시트 ] |
당사 플랫폼은 키워드, 제품 이름 또는 부품 번호를 사용하여 검색할 수 있는 |
구매 문의 | 일반 IC 문의 : 샘플 및 소량 구매 ----------------------------------------------------------------------- IGBT, TR 모듈, SCR 및 다이오드 모듈을 포함한 광범위한 전력 반도체를 판매합니다. 전력 반도체 전문업체 상호 : 아이지 인터내셔날 사이트 방문 : [ 홈페이지 ] [ 블로그 1 ] [ 블로그 2 ] |
부품번호 | 상세설명 및 기능 | 제조사 |
ZEN7201AF | Pci Bus Slave Interface ic | Zenic |
DataSheet.kr | 2020 | 연락처 | 링크모음 | 검색 | 사이트맵 |