|
|
Número de pieza | AK8152 | |
Descripción | Single PLL Two Output Clock Generator | |
Fabricantes | AKM | |
Logotipo | ||
Hay una vista previa y un enlace de descarga de AK8152 (archivo pdf) en la parte inferior de esta página. Total 21 Páginas | ||
No Preview Available ! [AK8152]
‐暫定版‐
AK8152
Single PLL Two Output Clock Generator
AK8152は1個のPLLを内蔵したクロックジェネレータICです。入力クロック又はPLLで生成した信号を、分周し
て2つの出力端子から出力します。各出力端子毎に分周比を設定できますので、異なる2つの周波数を出力す
ることが可能です。PLLの出力周波数および分周比は、I2Cバスに接続可能な2線式インタフェースを介して設
定します。
特長
□ 電源電圧:
□ 低消費電力:
□ 入力クロック:
□ 出力クロック:
□ シリアルIF:
□ 出力負荷:
□ ジッタ出力
ピリオドジッタ:
□ 小型パッケージ:
1.7 ~ 1.9V (コア)
1.7 ~ 2.8V (クロック出力端子用)
4.3mA Typical at 1.8V
12M/19.2M/26M/27M/48MHz
PLL出力(76M/78M/80M/81M/90M/96M/100M/108MHz) 又は
ICLK端子入力を2/4/6/8/10/12分周したクロック (レジスタ設定)
をCLKOUT1,CLKOUT2端子より出力
<例> PLL出力=96MHz、DIV1=2, DIV2=4の時、
CLKOUT1=48MHz CLKOUT2=24MHz
2線式インタフェース: I2Cバスに接続可 (負荷容量200pFmax)
25pF max
35ps typ (1s)
10ピンSON (鉛フリー)
Body Size: 3.0mm x 2.9mm
draft-J-00b
-1-
2010/3
http://www.Datasheet4U.com
1 page 2-4) DC特性
項目
高レベル入力電圧
低レベル入力電圧
入力リーク電流
高レベル出力電圧
低レベル出力電圧
[AK8152]
VDD=1.7-1.9V,VDDO1,2 =1.7-2.8V Ta=-20~85℃
端子
MIN TYP MAX 単位
備考
ICLK
0.7*VDD
ICLK
VSS
ICLK
-10
CLKOUTn
(n=1,2)
CLKOUTn
(n=1,2)
0.8*VDDOn
VDD
0.3*VDD
+10
V
V
μA
V IOH=-4mA
0.2*VDDOn V IOL=4mA
2-5) AC特性
VDD=1.7-1.9V,VDDO1,2=1.7-2.8V Ta=-20~85℃
項目
端子
MIN TYP MAX 単位
備考
外部入力クロック
周波数
12.0 入 力 周 波 数 は レ ジ ス タ
19.2 ICLKn(n=1,2)で設定
ICLK
26.0 MHz
27.0
48.0
外部入力クロック
デューティサイクル
ICLK
40
50
60 %
出力周波数
CLKOUTn
(n=1,2)
[*3]
MHz
出力クロック
立ち上がり時間
CLKOUTn
(n=1,2)
CL=25pF
4.0 ns 0.2*VDDOn→0.8*VDDOn
*1
出力クロック
立ち下がり時間
CLKOUTn
(n=1,2)
CL=25pF
4.0 ns 0.2*VDDOn→0.8*VDDOn
*1
出力クロック
ピリオドジッタ
出力クロック
デューティサイクル
CLKOUTn
(n=1,2)
CLKOUTn
(n=1,2)
40
35ps
(1s)
50
CL=25pF
ps
ICLK=19.2MHz
CLKOUTn=48MHz
*1
60
%
CL=25pF
*1
出力ロック時間
CLKOUTn
(n=1,2)
0.1 1 ms *1 *2
*1) 設計値
*2) スタンバイ解除後(レジスタ STBY=1→0 設定後)、出力が所定の周波数の±0.1%に安定するまでの時間
*3) 表 1 に規定される周波数、又は、ICLK 端子の入力信号をレジスタ DIVn(n=1,2)で設定した分周比で分周した周波数。
draft-J-00b
-5-
2010/3
5 Page 5-5) 出力周波数の切り替え
[AK8152]
出力中のクロックの周波数を切り替える場合、以下の手順を推奨致します。
クロック出力中の状態からスタンバイ状態を経由せずに周波数を変更した場合、変更後のクロック出力
開始時に、所望の周波数と異なる周波数が一時的に出力されることがあります。出力周波数は出力ロ
ック時間内に設定周波数に安定しますが、この現象を回避したい場合は、下記の様に、1)スタンバイ状
態解除の前に、CLKOUT 端子を一旦ディスエーブルにする 2)スタンバイ解除後、CLKOUT 端子をイ
ネーブルにする、という手順で設定して下さい。
スタンバイ状態に設定
STBY=”1”
分周器用レジスタを設定
MDIV1[n], MDIV2[n],
NDIV1[n], NDIV2[n]
DIV1[m], DIV2[m]
(n=0-7, m=0-2)
CLKOUT 端子をディスエーブル
レジスタ CLKnEN=”0”
(n=1,2)
スタンバイ状態を解除
STBY=”0”
CLKOUT 端子をイネーブル
レジスタ CLKnEN=”1”
(n=1,2)
図 2 出力周波数切り替え手順
draft-J-00b
- 11 -
2010/3
11 Page |
Páginas | Total 21 Páginas | |
PDF Descargar | [ Datasheet AK8152.PDF ] |
Número de pieza | Descripción | Fabricantes |
AK8150B | 12MHz Clock Generator | AKM |
AK8150C | 12MHz Clock Generator | AKM |
AK8152 | Single PLL Two Output Clock Generator | AKM |
AK8153A | Clock Generator | AKM |
Número de pieza | Descripción | Fabricantes |
SLA6805M | High Voltage 3 phase Motor Driver IC. |
Sanken |
SDC1742 | 12- and 14-Bit Hybrid Synchro / Resolver-to-Digital Converters. |
Analog Devices |
DataSheet.es es una pagina web que funciona como un repositorio de manuales o hoja de datos de muchos de los productos más populares, |
DataSheet.es | 2020 | Privacy Policy | Contacto | Buscar |