Si5317 데이터시트 PDF



Silicon Laboratories에서 제조한 전자 부품 Si5317은 전자 산업 및 응용 분야에서
광범위하게 사용되는 반도체 소자입니다.



Si5317의 기능 및 특징 중 하나는 "PIN-CONTROLLED 1-711 MHZ JITTER CLEANING CLOCK" 입니다.


PDF 형식의 Si5317 자료 제공

Si5317 기능
PIN-CONTROLLED 1-711 MHZ JITTER CLEANING CLOCK
Silicon Laboratories
Silicon Laboratories 로고 


Si5317 데이터시트 를 다운로드하여 반도체의 전기적 특성과 매개변수에 대해 알아보세요.



PDF 파일안의 텍스트 미리보기

Si5317 PIN-CONTROLLED 1–711 MHZ JITTER CLEANING CLOCK Features  Provides jitter attenuation for any clock  Selectable output clock signal frequency format: LVPECL, LVDS, CML or  One clock input / two clock outputs CMOS  Input/output frequency range:  Single supply: 1.8, 2.5, or 3.3 V 1–711 MHz  Loss of lock and loss of signal  Ultra low jitter: 300 fs alarms (12 kHz–20 MHz) typical  VCO freeze during LOS/LOL  Simple pin control interface  On-chip voltage regulator with high  Selectable loop bandwidth for jitter PSRR attenuation: 60 Hz–8.4 kHz  Small size: 6 x 6 mm, 36-QFN  Meets OC-19

Contents of page 4 out of 30 pages :

Si5317 1. Electrical Specifications Table 1. Recommended Operating Conditions (VDD = 1.8 ±5%, 2.5 ±10%, or 3.3 V ±10%, TA = –40 to 85 ºC) Parameter Temperature Range Supply Voltage Symbol TA VDD Test Condition 3.3 V nominal 2.5 V nominal Min Typ Max Unit –40 25 85 ºC 2.97 3.3 3.63 V 2.25 2.5 2.75 V 1.8 V nominal 1.71 1.8 1.89 V Note: All minimum and maximum specifications are guaranteed and apply across the recommended operating conditions. Typical values apply at nominal supply voltages and an operating temperature of 25 °C unless otherwise noted. Table 2. DC Characteristics (VDD = 1.8 ±5%, 2.5 ±10%, or 3.3 V ±10%, TA = –40 to 85 ºC) Parameter Supply Current (Supply current is independent of VDD) Symbol IDD CKIN Input Pin Input Common Mode Voltage (Input Threshold Voltage) VICM Input Resistance Input Voltage Level Limits Single-ended Input Voltage Swing CKNRIN CKNVIN VISE Test Condition LVPECL Format 622.08 MHz Out All CKOUTs Enabled1 LVPECL Format 622.08 MHz Out Only 1 CKOUT Enabled1 CMOS Format 19.44 MHz Out All CKOUTs Enabled2 CMOS Format 19.44 MHz Out Only CKOUT1 Enabled2 1.8 V ± 5% 2.5 V ± 10% 3.3 V ± 10% Single-ended See note 3 fCKIN < 212.5 MHz See Figure 2. fCKIN > 212.5 MHz See Figure 2. Min Typ Max Units — 251 279 mA — 217 243 mA — 204 234 mA — 194 220 mA 0.9 — 1.0 — 1.1 — 20 40 0— 0.2 — 0.25 — 1.4 1.7 1.95 60 VDD — — V V V k V VPP VPP Notes: 1. LVPECL outputs require VDD > 2.25 V. 2. This is the amount of leakage that the 3L inputs can tolerate from an external driver. See Figure 3 on page 9. In

PDF 파일 전체 : 30 페이지중 1, 2페이지 미리보기
Si5317 datasheet
Si5317 pinouts
[ Si5317.PDF 데이터시트 ]

당사 플랫폼은 키워드, 제품 이름 또는

부품 번호를 사용하여 검색할 수 있는

포괄적인 데이터시트를 제공합니다.
scroll

관련 데이터시트

부품번호상세설명 및 기능제조사
SI531

(SI530 / SI531) CRYSTAL OSCILLATOR

Silicon Laboratories
Silicon Laboratories
SI53102-A1

FAN-OUT CLOCK BUFFER

Silicon Laboratories
Silicon Laboratories

우리는 플랫폼을 지속적으로 개선하고 새로운 기능을 추가하여 사용자 경험을 향상시키기 위해 최선을 다하고 있습니다.

DataSheet.kr    |   2020   |  연락처  

|  링크모음   |   검색  |   사이트맵